1.jpg

1.jpg

1、将一些可以处理的drc处理掉,比如将CM中的规则数值改小点,或者将不影响板子的DRC给waive掉。





上一篇:PCB设计总有几个阻抗没法连续的地方
下一篇:有一个疑问,网口插座下方的区域的铜皮需要挖空?
www.pcb3.com【专注Allegro平台设计】
著作书籍:《Cadence Allegro 16.6实战必备教程》《一起来学Cadence Allegro高速PCB设计》
视频教程:《小哥Cadence Allegro132讲字幕版视频教程》等多套视频
回复

使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    0

    主题

    5

    帖子

    28

    积分

    初学乍练

    Rank: 1

    积分
    28
    发表于 2018-8-10 13:41:32 | 显示全部楼层
    6#
    这个要定一下啊
    回复 支持 反对

    使用道具 举报

    0

    主题

    8

    帖子

    23

    积分

    初学乍练

    Rank: 1

    积分
    23
    发表于 2018-5-16 12:10:08 | 显示全部楼层
    5#
    666666666666666666666666666666666666666
    回复 支持 反对

    使用道具 举报

    47

    主题

    1049

    帖子

    8117

    积分

    版主

    Rank: 7Rank: 7Rank: 7

    积分
    8117
    QQ
     楼主| 发表于 2018-3-13 13:14:34 | 显示全部楼层
    地板
    1.jpg

    4、此处铜皮过窄,请自行确认是否满足载流。


    www.pcb3.com【专注Allegro平台设计】
    著作书籍:《Cadence Allegro 16.6实战必备教程》《一起来学Cadence Allegro高速PCB设计》
    视频教程:《小哥Cadence Allegro132讲字幕版视频教程》等多套视频
    回复 支持 反对

    使用道具 举报

    47

    主题

    1049

    帖子

    8117

    积分

    版主

    Rank: 7Rank: 7Rank: 7

    积分
    8117
    QQ
     楼主| 发表于 2018-3-13 13:13:13 | 显示全部楼层
    板凳
    1.jpg

    3、将shape到via的间距值改为4mil,这样平面层回流会更好。目前大范围铜皮被隔断,严重影响回流。


    www.pcb3.com【专注Allegro平台设计】
    著作书籍:《Cadence Allegro 16.6实战必备教程》《一起来学Cadence Allegro高速PCB设计》
    视频教程:《小哥Cadence Allegro132讲字幕版视频教程》等多套视频
    回复 支持 反对

    使用道具 举报

    47

    主题

    1049

    帖子

    8117

    积分

    版主

    Rank: 7Rank: 7Rank: 7

    积分
    8117
    QQ
     楼主| 发表于 2018-3-13 13:11:03 | 显示全部楼层
    沙发
    1.jpg

    2、将层叠名称以及上图的文件夹名称规范一下,这样板厂容易知道对应哪一层。


    www.pcb3.com【专注Allegro平台设计】
    著作书籍:《Cadence Allegro 16.6实战必备教程》《一起来学Cadence Allegro高速PCB设计》
    视频教程:《小哥Cadence Allegro132讲字幕版视频教程》等多套视频
    回复 支持 反对

    使用道具 举报

    • 微信公众号
    • 社区新手
    • 商务合作
    关闭

    站长推荐上一条 /2 下一条

    Powered by Discuz! X3.4  © 2001-2013 Comsenz Inc.